2022 数字电路与FPGA设计(常熟理工学院)1467121757 最新满分章节测试答案
- 【作业】第一章 绪论 第一单元作业
- 第一章 绪论 第一单元测试
- 【作业】第二章 数制与编码 第二单元作业-1
- 【作业】第二章 数制与编码 第二单元作业-2
- 【作业】第三章 组合逻辑设计原理 第三单元作业
- 【作业】第四章 FPGA设计基础 第四单元作业
- 【作业】第五章 组合逻辑设计 第五单元作业
- 【作业】第六章 时序逻辑设计 第六单元作业
- 第三章 组合逻辑设计原理 第三章 组合逻辑设计原理(单元测验)
- 第五章 组合逻辑设计 第五单元测验
- 第六章 时序逻辑设计 第六单元测验
- 第八章 状态机 第八单元测验
- 第二章 数制与编码 第二章单元测试-1
- 第二章 数制与编码 第二章单元测试-2
- 第一单元 绪论 第一单元测试
本答案对应课程为:点我自动跳转查看
本课程起止时间为:2022-03-07到2022-07-05
【作业】第一章 绪论 第一单元作业
1、 问题:为一数字波形图,求:(1)代表的二进制数是多少?(2)是周期波形还是非周期波形?(3)如果用串行发送该二进制,需多少个时间间隔?
评分规则: 【 第一题写出正确答案
第二题写出正确答案
第三题写出正确答案
】
2、 问题:为一数字波形图,已知高电平所占时间为70ms,低电平所占时间为30ms,求:(1)周期(2)频率(3)占空比
评分规则: 【 第一题答案正确
第二题答案正确
第三题答案正确
】
第一章 绪论 第一单元测试
1、 问题:哪一个是数字信号或数字量?
选项:
A:发动机推力
B:正弦波
C:GPS信号
D:车速
答案: 【GPS信号】
2、 问题:已知TTL数字集成电路输出高电平Uoh>=2.4V,输出低电平Uol<=0.4V,输入高电平Uih>=2.0V,输入低电平Uil<=0.8V。如果给TTL输入一个电平为2.2V的电压信号,那么输入信号为( )
选项:
A:逻辑“1”
B:逻辑“0”
C:不是有效逻辑
D:逻辑“1”和逻辑“0”均有可能
答案: 【逻辑“1”】
3、 问题:下列属于二进制数的是()
选项:
A:
B:
C:
D:
答案: 【】
4、 问题:周期为1s的数字波形,高电平所占时间为100ms,那么占空比Q为( )
选项:
A:10%
B:20%
C:80%
D:90%
答案: 【10%】
5、 问题:二进制就是用“0”和“1”两个数来表示两种相反的状态。
选项:
A:正确
B:错误
答案: 【正确】
6、 问题:二进制系统中的两个数1和0,称为位(比特,bit)
选项:
A:正确
B:错误
答案: 【正确】
7、 问题:串行传输比并行传输速度快
选项:
A:正确
B:错误
答案: 【错误】
8、 问题:代表一个7位的数字波形,写出二进制数为___
答案: 【0110010】
9、 问题:传送10101100共花费8个时钟间隔,这种传送方式为串行?并行?,正确答案为_____
答案: 【串行】
10、 问题:模拟信号数字化需经历采样、量化和__三个过程。
答案: 【编码】
【作业】第二章 数制与编码 第二单元作业-1
1、 问题:将十进制数25.562转换成二进制,要求精度小于1%
评分规则: 【 0001 1001.1000111
】
2、 问题:将二进制1110.1001数转换为十进制。
评分规则: 【 14.5625
】
3、 问题:将十六进制A45D.0BC转换为二进制。
评分规则: 【 1010 0100 0101 1101.0000 1011 1100
】
4、 问题:写出有符号二进制数11001的补码。
评分规则: 【 10111
】
5、 问题:写出四位有符号二进制数1001 + 1011的计算过程(补码形式),并判断计算结果是否溢出。
评分规则: 【 写出计算过程1111 + 1101=1100补
不溢出
】
【作业】第二章 数制与编码 第二单元作业-2
1、 问题:已知一个二进制数为101011,求:(1)对应的8421BCD码为多少?(2)对应的十六进制数是多少?(3)对应的格雷码为多少?
评分规则: 【 第一问 01000011
第二问 2B
第三问 111110
】
2、 问题:已知一个格雷码为10111011,求:(1)对应的二进制数为多少?(2)对应的8421BCD码为多少?
评分规则: 【 第一问 11010010
第二问 0010 0001 0000
】
【作业】第三章 组合逻辑设计原理 第三单元作业
1、 问题:已知逻辑表达式 L = AB+BC’+ACD’:(1)求关于L的最小项表达式;(2)画出卡诺图,并化简得到与或形式的最简表达式;(3)根据化简得到最简表达式,利用反演规则化简为与非门的形式。
评分规则: 【 得到正确的最小项表达式,给10分
画出卡诺图给10分,化简正确给20分
逻辑表达式的与非门形式正确,给10分
】
2、 问题:已知一卡诺图如图所示:求最简表达式(与或形式)
评分规则: 【 每一个方框化简正确给5分,最后表达式正确给10分
】
3、 问题:利用对偶规则,求逻辑表达式 L= AB’+ACD’的对偶式
评分规则: 【 写出正确的对偶式得分
】
【作业】第四章 FPGA设计基础 第四单元作业
1、 问题:下列一段程序中有许多语法错误,请改错:module test-ple( input reg [7:0] a; input [7:0] b; ouput reg yout; ) wire [3:0] temp1, temph; always @ (a) begin assign templ = a[3:0] & b[7:4]; assign temph = a[7:4] & b[3:0]; yout = {temph, templ}; endendmodule
评分规则: 【 没改出一个错误扣10分
】
【作业】第五章 组合逻辑设计 第五单元作业
1、 问题:已知8位二进制码8’b10110111,则(1) 求对应的格雷码;(2)利用for循环语句和if-else条件语句完成8位二进制码转格雷码电路代码的编写;
评分规则: 【 完成格雷码的正确填写得10分
程序框架正确得20分,算法正确给10分,语法正确给10分
】
2、 问题:补充完整7段译码管的程序:module hex_7seg( input [3:0] hex, output dp, output reg [6:0] a_to_g, ouput reg [3:0] an); //不显示小数点__always @(*) begin//点亮第二个7段数码管__case(hex) 4’h0: __ 4’h1: __ 4’h2: __ 4’h3: __ 4’h4:__ 4’h6: __ 4’h6: __ 4’h7: __ 4’h8: __ 4’h9: __ 4’ha: __ 4’hb: __ 4’hc:__ 4’hd: __ 4’he: __ 4’hf: __ default: a_to_g[6:0] = 7’b0000000;endcaseendendmodule
评分规则: 【 第一空
第二空
其它空每个2分
】
【作业】第六章 时序逻辑设计 第六单元作业
1、 问题:作业要求如附件所示。
评分规则: 【 有一处语法错误扣10分,一处逻辑错误扣20分
】
第三章 组合逻辑设计原理 第三章 组合逻辑设计原理(单元测验)
1、 问题:已知函数 F(A,B,C,D)=(AB’)’+(C’D+B’C)’,则其最简表达式为( )。
选项:
A:A’+B+C ‘D’
B:A’+B+C ‘
C:A’+B+B’C ‘D’
D:A’+B
答案: 【A’+B+C ‘D’】
2、 问题:已知有二输入逻辑门,只有当输X和Y逻辑值不同时,输出F才为1,则X,Y与F的逻辑关系为( )。
选项:
A:异或
B:同或
C:与
D:或
答案: 【异或】
3、 问题:将 L(A,B,C)=AB+A’C 化成最小项表达式为, 括号里面应该填入( )
选项:
A:1,3,5,7
B:1,3,6,7
C:1,2,4,6
D:2,5,7,
答案: 【1,3,6,7】
4、 问题:利用逻辑代数的基本定律判断,与逻辑表达式 A’+B 等价的式子是( )
选项:
A:(AB’)’
B:AB’
C:(A’B)’
D:A’B
答案: 【(AB’)’】
本文章不含期末不含主观题!!
本文章不含期末不含主观题!!
支付后可长期查看
有疑问请添加客服QQ 2356025045反馈
如遇卡顿看不了请换个浏览器即可打开
请看清楚了再购买哦,电子资源购买后不支持退款哦