2020 VLSI系统结构设计(湖南工业大学) 最新满分章节测试答案
- 03 流水线和并行处理 第三章单元测验
- 【作业】03 流水线和并行处理 第三章单元作业
- 【作业】02 迭代边界 第二章单元作业
- 02 迭代边界 第二章单元测验
- 【作业】第四章 重定时 第四章单元作业
- 第四章 重定时 第四章单元测验
- 【作业】第五章 展开 第五章单元作业
- 第五章 展开 第五章单元测验
- 第六章 折叠 第六章单元测验
- 【作业】第六章 折叠 第六章单元作业
- 【作业】第七章 脉动阵列 第七章单元作业
- 第七章 脉动阵列 第七章单元测验
- 第八章 卷积神经网络硬件设计 第八章单元测验
- 第九章 VLSI设计关键问题 第九章单元测验
- 【作业】第十章 数字基带调制解调 第十章单元作业
- 第十章 数字基带调制解调 第十章单元测验
- 十一章 衰落信道 第十一章单元测验
- 【作业】十一章 衰落信道 第十一章单元作业
- 第十二章 带通调制与解调 (一) 第十二章单元测验 (一)
- 【作业】第十二章 带通调制与解调 (一) 第十二章单元作业 (一)
- 【作业】第十二章 带通调制与解调 (二) 第十二章单元作业(二)
- 第十二章 带通调制与解调 (二) 第十二章单元测验(一)
- 第十三章 信道编码与解码 第十三章单元测验
- 【作业】第十三章 信道编码与解码 第十三章单元作业
- 第十四章 通信系统设计与仿真 第十四章单元测验
- 第十五章 调制与编码权衡 第十五章单元测验
- 第十六章 多天线系统 第十六章单元测验
本答案对应课程为:点我自动跳转查看
本课程起止时间为:2020-03-25到2020-07-24
本篇答案更新状态:已完结
03 流水线和并行处理 第三章单元测验
1、 问题:流水线和并行处理技术降低功耗的原理是由于都降低了
选项:
A:系统时钟频率
B:总电容
C:电源电压
D:漏电流
答案: 【电源电压】
2、 问题:关于流水线技术,以下说法错误的是
选项:
A:各单元间有数据通信
B:系统关键路径减少
C:系统延时减少
D:不适用于大量数据非连续输入的情况
答案: 【系统延时减少】
3、 问题:流水线技术和并行处理技术都可以提高系统处理能力,但并行处理技术硬件资源消耗更大,因此在电路设计中,我们只需要采用流水线,而不用考虑并行处理技术。
选项:
A:正确
B:错误
答案: 【错误】
4、 问题:流水线技术和并行处理技术都能提高系统采用速率,因此采用这两种技术,系统功耗一定增加
选项:
A:正确
B:错误
答案: 【错误】
5、 问题:对于通信受限系统,选择_____技术降低功耗
答案: 【并行】
6、 问题:问题5中选择该技术的原因是它能够通过增加 提高传输速率。
答案: 【IO】
【作业】03 流水线和并行处理 第三章单元作业
1、 问题:考虑如图所示IIR数字滤波器框图。假定乘法操作时间为2u.t.,加法操作时间为1u.t.。(a)计算IIR滤波器的关键路径。(b)在适当的前馈割集中插入锁存器,使IIR滤波器变成流水线结构,其关键路径延时降低为3u.t.。
评分规则: 【 第一问:指出关键路径:M1-A2-M2-A1-M3-A3-A4
第一问:计算关键路径长度:10u.t.
第二问:评分标准如下:无作答:0有作答但全错:2一个割集正确:3两个割集正确:4全对:5
】
【作业】02 迭代边界 第二章单元作业
1、 问题:假设下图中的加法和乘法分别需要1u.t.和2u.t.的运算时间,利用LPM算法计算该电路的迭代边界:
评分规则: 【 将4D转化为D,得到,其他方法的一阶矩阵应该亦是如此
根据L(1)得到,,其他方法的二阶矩阵应该亦是如此
最终得到迭代边界:,这里是将D重新替换会4D时除以了4
】
02 迭代边界 第二章单元测验
1、 问题:请问下图电路的关键路径包含几个乘法器与几个加法器(乘法器延时大于加法器)?
选项:
A:1个乘法器;2个加法器
B:1个乘法器;3个加法器
C:1个乘法器;4个加法器
D:2个加法器
答案: 【1个乘法器;4个加法器】
2、 问题:根据下图的DFG,节点1è2è3è1环路的环路边界等于多少?
选项:
A:2
B:7/5
C:7/3
D:6/5
答案: 【7/3】
3、 问题:下面的不同表示方式中,哪些代表延时一个周期
选项:
A:信号流图:
B:信号流图:
C:框图:
D:数据流图:
答案: 【信号流图:;
框图:;
数据流图:】
4、 问题:下面两个电路的功能是否一致?
选项:
A:正确
B:错误
答案: 【正确】
分析:【转置】
5、 问题:根据题目4中的DFG,其迭代边界为 。
答案: 【1.4】
【作业】第四章 重定时 第四章单元作业
1、 问题:考虑如图所示的6阶正交滤波器结构。在该结构中所有的操作都是CORDIC(Coordinate Rotation Digital Computer,坐标旋转数字计算机)的旋转操作,图中用“R”表示,这些旋转操作都是正交归一的。假定每个CORDIC旋转操作需要T个单位时间。1. 该滤波器的迭代边界是多少?关键路径是哪一条?2. 对该滤波器进行重定时,以便达到计算时间为2T个单位时间的关键路径。并指出用于重定时的所有割集的位置。(提示:使用2倍降速的割集重定时)
评分规则: 【 2T
2.
】
第四章 重定时 第四章单元测验
1、 问题:考虑如图所示的DFG,括号中的数字代表代表节点的执行时间,那么该电路的关键路径的延时为
选项:
A:30
B:25
C:10
D:15
答案: 【30】
2、 问题:考虑题1中的DFG,该电路最大的采样率为
选项:
A:1/30
B:1/25
C:1/20
D:1/15
答案: 【1/30】
3、 问题:考虑如图所示的DFG,括号中的数字代表代表节点的执行时间,那么该电路的关键路径的延时为
选项:
A:30
B:25
C:20
D:15
答案: 【25】
4、 问题:考虑题1和题3的DFG,以下说法正确的是
选项:
A:两个DFG的功能相同
B:两个DFG的寄存器数相同
C:两个DFG的迭代边界相同
D:两个DFG的关键路径不同
答案: 【两个DFG的功能相同;
两个DFG的迭代边界相同;
两个DFG的关键路径不同】
【作业】第五章 展开 第五章单元作业
1、 问题:
评分规则: 【 B
】
2、 问题:
评分规则: 【 A
】
第五章 展开 第五章单元测验
1、 问题:下图的关键路径为( ),进行3阶展开后关键路径为( )
选项:
A:1u.t. , 2u.t.
B:1u.t. , 3u.t.
C:2u.t , 1u.t.
D:2u.t. , 3u.t.
答案: 【1u.t. , 2u.t.】
2、 问题:下面这副DFG的关键路径为
选项:
A:
B:
C:
D:
答案: 【】
第六章 折叠 第六章单元测验
1、 问题:假设DSP的折叠变换过程如图所示,其中箭头代表一个单位时刻,红色箭头代表U,V分别在硬件调度中的执行时刻。根据图中的信息进行填空(仅填写数字)迭代因子为
答案: 【3】
2、 问题:U的折叠序号为
答案: 【1】
3、 问题:V的折叠序号为
答案: 【2】
4、 问题:U的流水线级数为
答案: 【1】
5、 问题:折叠延时为
答案: 【9】
【作业】第六章 折叠 第六章单元作业
1、 问题:考虑如下所示的使用数据广播实现的6抽头FIR滤波器,该滤波器以2为折叠因子,折叠集为S0 = {MA5, MA4}, S1 = {MA3, MA2}, S2 = {MA1, MA0}1. 计算出相应的折叠方程的值2. 设计折叠架构
评分规则: 【 1.DF(5 ➔ 4) = 2(1) + 1 – 0 = 3DF(4 ➔ 3) = 2(1) + 0 – 1 = 1DF(3 ➔ 2) = 2(1) + 1 – 0 = 3DF(2 ➔ 1) = 2(1) + 0 – 1 = 1DF(1 ➔ 0) = 2(1) + 1 – 0 = 3
2.
】
本文章不含期末不含主观题!!
本文章不含期末不含主观题!!
支付后可长期查看
有疑问请添加客服QQ 2356025045反馈
如遇卡顿看不了请换个浏览器即可打开
请看清楚了再购买哦,电子资源购买后不支持退款哦