2020 专用集成电路设计(广东工业大学) 最新满分章节测试答案
本答案对应课程为:点我自动跳转查看
本课程起止时间为:2020-03-02到2020-07-05
本篇答案更新状态:已完结
第一章 概论 第一章测试
1、 问题:摩尔定律将遇到前所未有的挑战,挑战不包含哪个()
选项:
A:计算密度增加、工作功耗密度和漏电功耗密度大幅度增长
B:功耗密度持续提高、散热无法解决
C:互连延时降低,互连能耗减小
D:工艺复杂,成本降低难以持续
答案: 【互连延时降低,互连能耗减小】
2、 问题:到今年为止,工艺尺寸还在scaling down吗?
选项:
A:是的,目前最新工艺已进展到10nm、7nm
B:在14nm FinFET出现后,工艺特征尺寸已停止下降
C:在14nm FinFET出现后,工艺特征尺寸下降的很缓慢
D:不知道
答案: 【是的,目前最新工艺已进展到10nm、7nm】
3、 问题:你认为数字集成电路最重要的三大指标是什么?
选项:
A:速度
B:功耗
C:可靠性
D:面积
答案: 【速度;
功耗;
面积】
4、 问题:摩尔定律预测单个芯片上的晶体管数目每2年会增加一倍
选项:
A:正确
B:错误
答案: 【正确】
5、 问题:VLSI芯片内部处理的是模拟信号
选项:
A:正确
B:错误
答案: 【错误】
6、 问题:集成电路行业之所以追求摩尔定律的高速发展,是因为对技术奖进步的追求,最看重的是特征尺寸下降带来的技术提高。
选项:
A:正确
B:错误
答案: 【错误】
分析:【成本驱动也是重要因素】
第二章 MOS晶体管原理 第二章测试
1、 问题:下面哪个图是增强型NMOS转移特性曲线
选项:
A:
B:
C:
D:
答案: 【
2、 问题:以下哪个条件是线性区的条件
选项:
A:
B:
C:
D:
答案: 【
3、 问题:MOS晶体管的电学本质:电压控制电流源
选项:
A:正确
B:错误
答案: 【正确】
4、 问题:MOS器件的最高工作频率与其沟道长度的平方成正比,增大沟道长度L可有效地提高工作频率。
选项:
A:正确
B:错误
答案: 【错误】
第二章 下 设计与工艺接口 第二章 下 测试
1、 问题:重要参数阈值电压由很多因素决定,下列哪个不包含在内
选项:
A:衬底掺杂浓度
B:氧化层厚度
C:多晶硅与衬底的功函数差
D:栅极电压
答案: 【栅极电压】
2、 问题:下列哪个选项不属于设计与工艺接口
选项:
A:工艺抽象
B:电学设计规
C:几何设计规则
D:工艺检查与监控
答案: 【工艺抽象】
3、 问题:几何设计规则给出的是一组版图设计的最大允许尺寸
选项:
A:正确
B:错误
答案: 【错误】
4、 问题:下图曲线是倒相器在各个工艺角下的仿真结果,从上往下工艺角越来越差
选项:
A:正确
B:错误
答案: 【错误】
第三章 反相器和组合逻辑电路 第三章测试
1、 问题:下图对应的逻辑表达式是
选项:
A:
B:
C:
D:
答案: 【
2、 问题:下图等效宽长比为2:1,求ABCD四个PMOS和NMOS管的宽长比
选项:
A:4,8,8,4 2,2,2,1
B:8,8,8,8 2,2,2,2
C:4,4,4,8 1,1,1,2
D:4,4,4,4 1,1,1,1
答案: 【4,8,8,4 2,2,2,1】
3、 问题:写出图中所示电路的逻辑表达式
选项:
A:F=ABCDE;
B:F=ABCD+E;
C:F=
D:F=
答案: 【F=
4、 问题:对于下图所示电路,逐级加大晶体管尺寸,降低了起主要作用的电阻,同时使得电容的增加保持在一定的范围内
选项:
A:正确
B:错误
答案: 【正确】
5、 问题:NMOS传输门传输低电平有阈值损失,PMOS传输门传输高电平有阈值损失
选项:
A:正确
B:错误
答案: 【错误】
第四章 -时序逻辑电路 第四章测试
1、 问题:下面哪种方法不能提高系统主频
选项:
A:降低组合逻辑延时
B:降低寄存器建立时间
C:降低寄存器输出时间
D:降低寄存器保持时间
答案: 【降低寄存器保持时间】
2、 问题:下面哪种情况是沿触发系统最差情况
选项:
A:前一个上升沿滞后,后一个上升沿提前
B:前一个上升沿滞后,后一个上升沿滞后
C:前一个上升沿提前,后一个上升沿提前
D:前一个上升沿提前,后一个上升沿滞后
答案: 【前一个上升沿滞后,后一个上升沿提前】
3、 问题:图a和图b相比,下面说法正确的是
选项:
A:图a面积大,性能低;图b面积小,性能高;
B:图a面积小,性能低;图b面积大,性能高;
C:图a面积小,性能高;图b面积大,性能低;
D:图a面积大,性能高;图b面积小,性能低;
答案: 【图a面积小,性能低;图b面积大,性能高;】
4、 问题:假设tpd_inv是反相器延时,tpd_t是传输门延时,所有反相器延时,传输门延时相同,那么上图传输门主从(Master-Slave)边沿触发寄存器的建立时间
选项:
A:tsetup=4 * tpd_inv + tpd_t
B:tsetup=3 * tpd_inv + tpd_t
C:tsetup=2 * tpd_inv + tpd_t
D:tsetup=1 * tpd_inv + tpd_t
答案: 【tsetup=3 * tpd_inv + tpd_t】
5、 问题:Clock skew时钟 ( ) 的不确定性;Clock jitter时钟 的不确定性;偏差和抖动对电路工作频率都 影响
选项:
A:在空间上不同位置;在时间上不同时刻;无
B:在空间上不同位置;在时间上不同时刻;有
C:在时间上不同时刻;在空间上不同位置;无
D:在时间上不同时刻;在空间上不同位置;有
答案: 【在空间上不同位置;在时间上不同时刻;有】
6、 问题:下图最小时钟周期是多少?
选项:
A:T=TClk-Q + TCOMB + TSU + 2TJI – δ
B:T=TClk-Q + TCOMB + TSU – δ
本文章不含期末不含主观题!!
本文章不含期末不含主观题!!
支付后可长期查看
有疑问请添加客服QQ 2356025045反馈
如遇卡顿看不了请换个浏览器即可打开
请看清楚了再购买哦,电子资源购买后不支持退款哦