2021 数字电子技术(江苏科技大学)1465519485 最新满分章节测试答案
本答案对应课程为:点我自动跳转查看
本课程起止时间为:2021-09-06到2021-12-31
本篇答案更新状态:已完结
【作业】第1章 数字逻辑系统 第1章作业
1、 问题:![]()
评分规则: 【 以下答案应该把补码和反码反过来。![]()
】
2、 问题:![]()
评分规则: 【 ![]()
】
3、 问题:![]()
评分规则: 【 ![]()
】
4、 问题:![]()
评分规则: 【 ![]()
】
5、 问题:![]()
评分规则: 【 ![]()
】
6、 问题:![]()
评分规则: 【 ![]()
】
7、 问题:请写出一个“三人表决电路”的“与或”逻辑表达式,A、B、C中A有一票决定权。
评分规则: 【 ![]()
】
【作业】第5章 常用时序集成电路模块及其应用 第5章作业
1、 问题:![]()
评分规则: 【 是米莱电路。当X=0,逻辑功能为M=10计数器,当X=1时,逻辑功能为M=8计数器。不能自启动。将1111状态箭头转向任一状态。
】
2、 问题:![]()
评分规则: 【 ![]()
】
3、 问题:![]()
评分规则: 【 ![]()
】
4、 问题:![]()
评分规则: 【 ![]()
】
第4章 时序逻辑电路 第4章测验
1、 问题:具有约束条件的触发器有 。
选项:
A:主从RS触发器
B:由主从RS触发器组成D触发器
C:主从JK触发器
D:由主从JK触发器组成D触发器
答案: 【主从RS触发器】
2、 问题:主从RS触发器不能完全克服多次翻转的原因是 。
选项:
A:主从RS触发器的主触发器工作原理和同步RS触发器相同
B:主从RS触发器的从触发器工作原理和同步RS触发器相同
C:输入信号R不稳定
D:异步复位或置位不考虑时钟的到来就将输出清零或置1
答案: 【主从RS触发器的主触发器工作原理和同步RS触发器相同】
3、 问题:主从触发器的时钟在高电平时,将输入信号传递到 。在低电平时,将信号传递到 。(A)从触发器输出 (B)主触发器输出 (C)JK触发器输出 (D)D触发器输出
选项:
A:B、A
B:B、C
C:D、A
D:B、D
答案: 【B、A】
4、 问题:![]()
选项:
A:A
B:B
C:C
D:D
答案: 【A】
5、 问题:抗干扰能力最弱的触发器是 。
选项:
A:主从RS触发器
B:维持阻塞RS触发器
C:主从JK触发器
D:主从JK触发器组成D触发器
答案: 【主从RS触发器】
6、 问题:维持阻塞RS触发器利用 , 在时钟CP的边沿传递数据, 传输延迟D触发器利用 , 在时钟CP的边沿传递数据。(A)门的延时 (B)维持阻塞线 (C)脉冲的低电平 (D)高电平或低电平
选项:
A:B、C
B:B、A
C:C、A
D:B、D
答案: 【B、A】
7、 问题:分析传输延迟JK触发器之后, 发现CP在高电平时, 输出状态 。CP在低电平时,输出状态 。(A)不变 (B)为0 (C)为1 (D)改变
选项:
A:A、C
B:B、A
C:A、A
D:A、D
答案: 【A、A】
8、 问题:在时钟CP有效的情况下, 触发器输出的新状态等于输入信号的是 触发器。
选项:
A:D
B:JK
C:RS
D:T
答案: 【T 】
9、 问题:指出下列哪种电路结构的触发器可以构成移位寄存器,哪些不能构成移位寄存器。如果能够,请在( )内画√,否则画×。 (A)RS锁存器( ) (B)同步RS触发器( ) (C)主从JK触发器( )(D)维持阻塞触发器( ) (E)用CMOS传输门组成的边沿触发器( )
选项:
A:×、√、√、√、×
B:×、√、×、√、√
C:×、√、√、×、√
D:×、√、√、√、√
答案: 【×、√、√、√、√】
10、 问题:主从RS触发器通过逻辑功能转换为D触发器,D触发器输出状态改变需要时钟的触发方式为 。
选项:
A:上升边沿
B:高电平
C:低电平
D:一个脉冲
E:下降边沿
答案: 【一个脉冲】
11、 问题:具有一次翻转特性的触发器有 。
选项:
A:主从RS触发器
B:由主从RS触发器组成D触发器
C:主从JK触发器
D:由主从JK触发器组成D触发器
答案: 【主从JK触发器;
由主从JK触发器组成D触发器】
12、 问题:没有空翻现象的触发器有 。
选项:
A:主从RS触发器
B:维持阻塞RS触发器
C:维持阻塞D触发器
D:传输延迟JK边沿触发器
答案: 【维持阻塞RS触发器;
维持阻塞D触发器;
传输延迟JK边沿触发器】
13、 问题:![]()
答案: 【计数】
14、 问题:![]()
答案: 【0】
【作业】第4章 时序逻辑电路 第4章作业
1、 问题:在题图4.1(a)所示电路中,设现态Q1Q2Q3=000,分析经5个脉冲作用后,各触发器的输出状态Q1Q2Q3是什么,经过几个脉冲又回到了初始状态。![]()
评分规则: 【 经过第1个脉冲的上升沿后,输出状态为100。经过第2个脉冲的上升沿后,输出状态为110。经过第3个脉冲的上升沿后,输出状态为111。经过第4个脉冲的上升沿后,输出状态为011。经过第5个脉冲的上升沿后,输出状态为001。6个
】
2、 问题:在由边沿JK触发器组成的两个电路,如题图4.2(a)、(b)所示。试分析两个电路在逻辑功能上的相同之处。![]()
评分规则: 【 相同:两者都是同步三进制计数器,状态循环为00→01→10→00。计数状态转换图如题图4.2答所示。不同:图4.2(a)能自启动,图4.2(b)不能自启动。当电路处于11状态时,图4.2(b)电路始终保持此状态,不能进入三进制计数的循环状态。而图4.2(a)电路处于11状态时,只要来一个CP脉冲后,会翻转为00状态,并能继续正常计数。![]()
】
3、 问题:题图4.3所示电路中,CP脉冲的频率均为8KHz,分析输出端Q1的频率为多少?具有什么逻辑功能?![]()
评分规则: 【 题图4.3所示电路中参数代入JK触发器特征方程,符合1位二进制计数器,又是二分频器,所以输出是4 KHz。
】
4、 问题:题图4.4(a)所示电路由D触发器和全加器组成,其中C、S分别是全加器的进位输出端以及和输出端,电路有两个输入端X和Y,一个输出端S。1.试求该电路的状态转换表。2.画出在如题图4.4(b)所示输入信号的作用下,Q和S的波形,设初态为0。![]()
评分规则: 【 ![]()
】
【作业】第3章 组合逻辑电路 第3章作业
1、 问题:![]()
评分规则: 【 ![]()
】
2、 问题: 请设计一表决电路。共有4人参加某学生集体的三好生投票,多数人投赞成票可以通过,其中班主任投否决票不通过,即班主任具有一票否决权。
评分规则: 【 ![]()
![]()
】
本文章不含期末不含主观题!!
本文章不含期末不含主观题!!
支付后可长期查看
有疑问请添加客服QQ 2356025045反馈
如遇卡顿看不了请换个浏览器即可打开
请看清楚了再购买哦,电子资源购买后不支持退款哦

