2020 FPGA原理与应用(北京信息职业技术学院) 最新满分章节测试答案
- 【作业】1认识可编程逻辑器件 实验报告2:创建工程与设计文件
- 【作业】1认识可编程逻辑器件 实验报告1:Quartus II软件获得与安装
- 1认识可编程逻辑器件 第1周作业
- 【作业】2 FPGA开发平台的使用 实验报告3:一位全加器设计
- 2 FPGA开发平台的使用 第2周作业
- 【作业】3 Verilog HDL语言基础 实验报告4:用实例引用语句进行四位全加器设计
- 3 Verilog HDL语言基础 第3周作业
- 【作业】3 Verilog HDL语言基础 实验报告5:用assign语句进行四选一多路器设计
- 3 Verilog HDL语言基础 第4周作业
- 【作业】3 Verilog HDL语言基础 实验报告6:用条件语句和多路分支语句进行四选一多路器设计
- 3 Verilog HDL语言基础 第5周作业
- 4 典型数字电路设计 第6周作业
- 【作业】4 典型数字电路设计 实验报告7:3线-8线译码器设计
- 4 典型数字电路设计 第7周作业
- 【作业】4 典型数字电路设计 实验报告8:循环移位寄存器设计
- 【作业】4 典型数字电路设计 补交:实验报告8:循环移位寄存器设计
- 【作业】4 典型数字电路设计 实验报告9:模24计数器设计
- 【作业】4 典型数字电路设计 实验报告10:流水灯设计
- 【作业】5 综合项目实践 项目报告1:多功能数字钟设计
- 5 综合项目实践 第10周作业
- 【作业】5 综合项目实践 项目报告2:交通灯控制器设计
- 5 综合项目实践 第11-12周作业
- 【作业】5 综合项目实践 项目报告3:简易信号发生器设计
- 5 综合项目实践 第13-14周作业
- 【作业】5 综合项目实践 项目报告4:数字频率计设计
- 5 综合项目实践 第15-16周作业
本答案对应课程为:点我自动跳转查看
本课程起止时间为:2020-03-02到2020-07-10
本篇答案更新状态:已完结
【作业】1认识可编程逻辑器件 实验报告2:创建工程与设计文件
1、 问题:在你的电脑D盘(或E盘)新建一个文件夹名为fpga_你的名字,用于存放本课程你编写的所有代码。运行Quartus II软件,创建名为test_你的学号的工程,要求存放在你的课程代码文件夹中。创建原理图设计文件,放置一个与非门、两个输入端口、一个输出端口符号,连线保存并编译成功。以上三个过程都要求有截图证明。根据实验过程完成实验报告。
评分规则: 【 创建课程用代码文件夹
创建Quartus II工程
创建原理图文件
绘制二输入与非门电路
】
【作业】1认识可编程逻辑器件 实验报告1:Quartus II软件获得与安装
1、 问题:登陆Intel官网(www.intel.com)注册后,下载Quartus II 13.1 网络版组合文件,安装到个人电脑上。根据操作过程,完成实验报告。实验报告模板见附件。
评分规则: 【 完成intel官网注册,注册和登陆截图作为证明。
下载Quartus II 13.1 网络版软件组合文件Quartus-web-13.1.0.162-windows.tar,下载页面和下载过程截图作为证明,
完成Quartus II软件的安装,安装过程和软件启动截图作为证明。
根据整个操作过程,撰写实验报告文档。
】
1认识可编程逻辑器件 第1周作业
1、 问题:在SPLD的结构图中,在阵列横线和竖线的交叉点上画“X”,表示横线与竖线是()。
选项:
A:未连接
B:可编程连通
C:固定连接
D:悬空
答案: 【可编程连通】
2、 问题:FPGA是指( )。
选项:
A:可编程逻辑阵列
B:复杂可编程逻辑器件
C:只读存储器
D:现场可编程门阵列
答案: 【现场可编程门阵列】
3、 问题:主流FPGA都采用了基于( )工艺的( )结构。
选项:
A:SRAM,查找表
B:熔丝,与或阵列
C:flash,查找表
D:反熔丝,与或阵列
答案: 【SRAM,查找表】
4、 问题:EDA的中文含义是( )。
选项:
A:计算机辅助计算
B:计算机辅助制造
C:计算机辅助教学
D:电子设计自动化
答案: 【电子设计自动化】
5、 问题:下列那个流程是基于EDA软件的FPGA / CPLD一般设计流程( )。
选项:
A:设计输入->逻辑设计->逻辑综合->功能仿真->布局布线->时序仿真->编程下载
B:逻辑设计->设计输入->逻辑综合->功能仿真->布局布线->时序仿真->编程下载
C:逻辑设计->设计输入->逻辑综合->时序仿真->布局布线->功能仿真->编程下载
D:逻辑设计->设计输入->逻辑综合->布局布线->功能仿真->时序仿真->编程下载
答案: 【逻辑设计->设计输入->逻辑综合->功能仿真->布局布线->时序仿真->编程下载】
6、 问题:下列关于查找表LUT的说法正确的是( )。
选项:
A:LUT本质就是一个RAM,保存了逻辑电路的所有可能结果。
B:一个4输入的查找表包含8个存储单元。
C:查找表是FPGA实现逻辑函数的基本逻辑单元,由若干个存储单元和数据选择器构成。
D:FPGA的基本逻辑块内包含LUT、数据选择器和触发器,只能实现组合逻辑功能。
答案: 【LUT本质就是一个RAM,保存了逻辑电路的所有可能结果。;
查找表是FPGA实现逻辑函数的基本逻辑单元,由若干个存储单元和数据选择器构成。】
7、 问题:下列哪些器件属于非易失性器件( )。
选项:
A:FPGA
B:PROM
C:CPLD
D:flash
答案: 【PROM;
CPLD;
flash】
8、 问题:CPLD和FPGA实现逻辑函数的原理是相同的。
选项:
A:正确
B:错误
答案: 【错误】
分析:【CPLD基于与或阵列 FPGA基于查找表 或者 门阵列】
9、 问题:FPGA的基本组成包括可配置的逻辑块、可编程的I/O块、可编程布线资源等。
选项:
A:正确
B:错误
答案: 【正确】
10、 问题:由于包含上千个可编程逻辑资源,一片可编程逻辑器件可以实现多片通用型逻辑器件才能实现的功能,改变了传统数字系统的设计方法。
选项:
A:正确
B:错误
答案: 【正确】
11、 问题:可编程逻辑器件从集成密度上可分为 和 。
答案: 【低密度 高密度】
12、 问题:电路设计人员与EDA工具之间的语言称为 。
答案: 【(以下答案任选其一都对)HDL;
硬件描述语言】
13、 问题:包含延时信息的仿真称为 仿真。
答案: 【时序】
14、 问题:现场可编程逻辑阵列FPGA技术由 公司首创。
答案: 【(以下答案任选其一都对)Xilinx;
赛灵思;
xilinx】
【作业】2 FPGA开发平台的使用 实验报告3:一位全加器设计
1、 问题:(1)完成半加器电路设计、功能仿真、引脚分配。 两个输入分配给52、55脚 输出分配给219脚。(2)将半加器封装成元件,调用到全加器设计中,完成全加器设计、功能仿真。(3)根据全加器逻辑表达式,完成全加器设计、功能仿真。所有设计保存在课程代码文件夹中。根据实验过程完成项目报告。报告格式见附件。
评分规则: 【 半加器设计、功能仿真、引脚分配
应用半加器完成全加器设计、功能仿真
应用全加器逻辑表达式完成全加器设计、功能仿真
项目报告
】
2 FPGA开发平台的使用 第2周作业
1、 问题: Quartus II是( )公司的用于开发可编程逻辑器件的软件。
选项:
A:XILINX
B:Altera
C:LATTICE
D:ATMEL
答案: 【Altera】
2、 问题:在Quartus II软件中,下面命名的工程名字哪个是不合法的( )。
选项:
A:12_test
B:test_12
C:test
D:test12
答案: 【12_test】
3、 问题:在Quartus II集成环境下为图形文件产生一个元件符号的主要作用是( )。
选项:
A:综合
B:编译
C:仿真
D:被高层次电路设计调用
答案: 【被高层次电路设计调用】
4、 问题:Quartus II软件把逻辑综合、布局布线等软件集成在一起,称为( )工具。
选项:
A:编辑
B:综合
C:编程
D:编译
答案: 【编译】
5、 问题:在线调试状态下,选择将配置数据装入FPGA中的下载方式应为( )。
选项:
A:AS
B:PS
C:JTAG
D:AS 或 JTAG
答案: 【JTAG】
6、 问题:当程序调试完成后,应选择( )下载方式将程序配置到FPGA芯片中。
选项:
A:AS
B:PS
C:JTAG
D:AS 或 JTAG
答案: 【AS 或 JTAG】
7、 问题:应用Quartus II自带仿真工具进行仿真,需要创建( )文件,用于编写测试激励信号。
选项:
A:Block diagram / Schematic File
B:University Program VWF
C:Verilog HDL File
D:VHDL File
答案: 【University Program VWF】
8、 问题:应用Quartus II 软件开发FPGA器件,生成的编程文件包括下列哪些文件( )。
选项:
A:.sof
B:.qpf
本文章不含期末不含主观题!!
本文章不含期末不含主观题!!
支付后可长期查看
有疑问请添加客服QQ 2356025045反馈
如遇卡顿看不了请换个浏览器即可打开
请看清楚了再购买哦,电子资源购买后不支持退款哦